關于2024年度享受增值稅加計抵減政策的集成電路企業(yè)清單制定工作有關要求的通知
根據(jù)《財政部 稅務總局關于集成電路企業(yè)增值稅加計抵減政策的通知》(財稅〔2023〕17號)要求,為做好2024年度享受加計抵減政策的集成電路企業(yè)清單制定工作,現(xiàn)將管理方式、享受政策的企業(yè)條件通知如下:
重要信息
01、進入清單流程步驟
一、本通知所稱清單是指財稅〔2023〕17號中提及的享受增值稅加計抵減政策的集成電路設計、生產、封測、裝備、材料企業(yè)清單。
二、申請列入清單的企業(yè)應于2024年9月25日至10月10日在信息填報系統(tǒng)(https://ic-tax.ccidthinktank.com/)中提交申請,并生成紙質文件,加蓋企業(yè)公章,連同必要佐證材料(電子版、紙質版)報各主管部門
三、已列入2023年清單的企業(yè),擬繼續(xù)申請進入2024年清單的,須重新提交《享受增值稅加計抵減政策的集成電路企業(yè)提交材料明細表》
四、對企業(yè)申報信息進行初核推薦后,于10月31日前將初核通過名單報送至工業(yè)和信息化部、國家發(fā)展改革委。
五、企業(yè)可于11月30日后,從信息填報系統(tǒng)中查詢是否列入清單。清單印發(fā)后,企業(yè)可在當期一并計提前期可計提但未計提的加計抵減額。列入2024年清單的企業(yè),于2024年1月1日起享受政策;已列入2023年清單但未列入2024年清單的企業(yè),于2024年11月30日停止享受政策。
02、享受增值稅加計抵減政策的條件
(①)享受加計抵減政策的集成電路設計企業(yè),必須同時滿足以下條件:
(一)在中國境內依法設立,從事集成電路設計、電子設計自動化(EDA)工具開發(fā)或知識產權(IP)核設計并具有獨立法人資格的企業(yè);
(二)屬于增值稅一般納稅人;
(三)申請優(yōu)惠政策的上一年度,企業(yè)具有勞動合同關系或勞務派遣、聘用關系的研究開發(fā)人員月平均數(shù)占企業(yè)月平均職工總數(shù)的比例不低于 40%;
(四)申請優(yōu)惠政策的上一年度,研究開發(fā)費用總額占企業(yè)銷售(營業(yè))收入(主營業(yè)務收入與其他業(yè)務收入之和,下同)總額的比例不低于6%;
(五)申請優(yōu)惠政策的上一年度,集成電路設計銷售(營業(yè))收入占企業(yè)收入總額的比例不低于 60%,其中自主設計銷售(營業(yè))收入占企業(yè)收入總額的比例不低于 50%,且企業(yè)收入總額不低于(含)3000 萬元;
(②)享受加計抵減政策的集成電路生產企業(yè),必須同時滿足以下條件:
(一)在中國境內依法設立并具有獨立法人資格的企業(yè);
(二)屬于增值稅一般納稅人;
(三)符合國家布局規(guī)劃和產業(yè)政策;
(四)申請優(yōu)惠政策的上一年度,具有勞動合同關系或勞務派遣、聘用關系的研究開發(fā)人員月平均數(shù)占企業(yè)月平均職工總數(shù)的比例不低于 20%(從事8 英寸及以下集成電路制造的不低于 10%);
(五)申請優(yōu)惠政策的上一年度,研究開發(fā)費用總額占企業(yè)銷售(營業(yè))收入總額的比例不低于2%;
(六)申請優(yōu)惠政策的上一年度,集成電路制造銷售(營業(yè))收入占企業(yè)收入總額的比例不低于60%;
03、申報材料